Moduł kamery MT9D111 z czujnikiem HD CMOS o rozdzielczości 2 MP to 2-megapikselowy przetwornik obrazu CMOS o rozdzielczości 1/3,2 cala ze zintegrowanym zaawansowanym systemem kamer. System kamery składa się z mikrokontrolera (MCU) i zaawansowanego procesora przepływu obrazu (IFP) z koderem JPEG działającym w czasie rzeczywistym. Zawiera także programowalny moduł we/wy ogólnego przeznaczenia (GPIO), którego można używać do sterowania zewnętrznym automatycznym ustawianiem ostrości, zoomem optycznym lub migawką mechaniczną.
Mikrokontroler zarządza wszystkimi komponentami systemu kamery i ustawia kluczowe parametry pracy rdzenia czujnika, aby zoptymalizować jakość surowych danych obrazu wprowadzanych do IFP.
Rdzeń czujnika składa się z matrycy aktywnych pikseli o rozdzielczości 1668 x 1248 pikseli, programowalnego układu taktowania i sterowania, w tym PLL i obsługi zewnętrznej lampy błyskowej, analogowego łańcucha sygnałów z automatyczną korekcją przesunięcia i programowalnym wzmocnieniem oraz dwóch 10-bitowych A/
Konwertery D (ADC). Cały system na chipie (SOC) charakteryzuje się wyjątkowo niskim zapotrzebowaniem na energię i doskonałą wydajnością przy słabym oświetleniu, co jest szczególnie przydatne w zastosowaniach mobilnych.
Parametr | Wartość | |
Format optyczny | 1/3,2 cala (4:3) | |
Pełna rozdzielczość | 1600 x 1200 pikseli (UXGA) | |
Rozmiar piksela | 2,8m x 2,8m | |
Aktywny obszar tablicy pikseli | 4,73 mm x 3,52 mm | |
Typ migawki | Elektroniczna roleta (ERS) z globalnym resetem | |
Maksymalna liczba klatek na sekundę | 15 kl./s w pełnej rozdzielczości, 30fps w trybie podglądu, (800x600) |
|
Maksymalna szybkość transmisji danych/ zegar główny |
80 MB/s 6 MHz do 80 MHz |
|
Napięcie zasilania | Analog | 2,5 V-3,1 V |
Cyfrowy | 1,7 V-1,95 V | |
We/Wy | 1,7 V-3,1 V | |
PLL | 2,5 V-3,1 V | |
Rozdzielczość ADC | 10-bitowy, na płycie | |
Responsywność | 1,0/lux-s (550nm) | |
Zakres dynamiczny | 71dB | |
SNR MAKS | 42,3 dB | |
Zużycie energii | 348 mW przy 15 kl./s, pełna rozdzielczość | |
223 mW przy 30 kl./s, tryb podglądu | ||
Temperatura robocza | -30°C do +70°C | |
Pakiet | Usuń te |
• Technologia obrazowania DigitalClarity™ CMOS
• Doskonała wydajność przy słabym oświetleniu
• Bardzo niski pobór mocy i niski koszt
• Wewnętrzny zegar główny generowany przez wbudowany oscylator z pętlą fazową (PLL)
• Elektroniczna roleta (ERS), skanowanie progresywne
• Zintegrowany procesor przepływu obrazu (IFP) dla modułu kamery z pojedynczą matrycą
• Automatyczna korekcja i ulepszanie obrazu, w tym korekcja cieniowania obiektywu
• Dowolne dziesiątkowanie obrazu za pomocą wygładzania
• Zintegrowany koder JPEG działający w czasie rzeczywistym
• Zintegrowany mikrokontroler zapewniający elastyczność
• Dwuprzewodowy interfejs szeregowy zapewniający dostęp do rejestrów i pamięci mikrokontrolera
• Wybieralny format danych wyjściowych: ITU-R BT.601 (YCbCr), 565RGB, 555RGB, 444RGB, JPEG 4:2:2, JPEG 4:2:0 i surowy 10-bitowy
• Wyjście FIFO do wyrównywania szybkości transmisji danych
• Programowalna szybkość narastania wejść/wyjść
• Obsługa lamp ksenonowych i LED z szybką adaptacją ekspozycji
• Flexible support for external auto focus, optical zoom, and mechanical shutter